AMD 第六代 EPYC Venice 处理器完成3nm流片
“Venice”:引领 HPC CPU 设计新潮流
值得一提的是,“Venice” 堪称业界首个采用台积电 N2 制程技术流片的 HPC CPU 设计 。这一举措不仅凸显了 AMD 积极进取、不断创新的产品路线图,也从侧面反映出台积电生产节点已准备就绪,具备强大的技术实力与产能支撑。
台积电董事长兼总裁魏哲家也对此次合作赞誉有加 。他指出,台积电与 AMD 的携手合作推动了显著的技术扩展,为高效晶圆带来了更佳的效果、功耗效率和良率 。这种合作模式为半导体行业树立了典范,有望带动整个行业技术水平的提升。
台积电 N2 工艺:技术革新带来性能飞跃
台积电的 N2 工艺在半导体领域堪称革命性突破,它是台积电首个基于环栅(GAA)纳米片晶体管的制程技术 。该公司预测,与上一代 N3(3nm 级)相比,N2 制程技术优势明显,可使功耗降低 24% 至 35% 。若在恒压条件下,性能将提高 15%,同时晶体管密度也会提升 1.15 倍 。如此显著的性能提升,主要得益于新型晶体管和 N2 NanoFlex 设计技术协同优化框架,为芯片性能的飞跃奠定了坚实基础。
AMD 的美国制造布局:本土生产再进一步
另外,AMD 还带来一则好消息,已成功验证了由台积电在其位于亚利桑那州凤凰城附近的 Fab 21 工厂生产的第五代 EPYC 处理器的硅片 。这一成果意义重大,意味着该公司部分当前一代 EPYC CPU 如今能够在美国本土生产 。苏姿丰透露,AMD 后续还将在美国生产更多的人工智能服务器,进一步强化其在美国市场的布局与影响力 。
半导体行业风云变幻,亿配芯城与ICGOODFIND将持续关注行业动态。